عنوان پایان‌نامه

بررسی وبهبود عملکردبلوکهای بکاررفته درسیستمهایdsp



    دانشجو در تاریخ ۲۱ اسفند ۱۳۸۶ ، به راهنمایی ، پایان نامه با عنوان "بررسی وبهبود عملکردبلوکهای بکاررفته درسیستمهایdsp" را دفاع نموده است.


    مقطع تحصیلی
    کارشناسی ارشد
    محل دفاع
    کتابخانه دانشکده برق و کامپیوتر شماره ثبت: E1369;کتابخانه مرکزی -تالار اطلاع رسانی شماره ثبت: 36987
    تاریخ دفاع
    ۲۱ اسفند ۱۳۸۶
    استاد راهنما
    علی افضلی کوشا

    گرایش فزاینده موجود در دنیای امروز براستفاده از سیستم های دیجیتال بر هیچگس پوشیده نیست این موضوع طراحی بهینه و بهبود عملکرد سیستم های پردازش دیجیتال را بسیار حائز اهمیت می سازد افزایش حجم اطلاعاتی که باید پردازش شوند در کنار سرعت بسیار بالای مورد نیاز ازنکات بسیار مهم در طراحی این سیستم ها می باشد در کنار موارد فوق به کارگیری ای پردازنده ها در سیستم های قابل حمل و استفاده از باتری برای تامین انرژی این سیستمها بحث توان مصرفی و انرژی رابه یکی از مسائل مهم پیش روی محققین در این زمینه تبدیل کرده است.
    Abstract
    Incremental trend of our world for using digital systems makes optimum design and improvement of the performance of these systems very important. Requirements for processing large amount of data and high speed performance are distinct properties of digital processing systems. On the other hand exploiting digital signal processors (DSPs) in portable devices makes the energy and power consumption a major issue for digital circuit designers. In this thesis, a general technique is proposed to reduce the energy and power consumption of multiplier circuits with different structures as an important building block in DSP systems. Implementation of this technique leads to reduction of computing time as well as average energy consumption in sequential multipliers. For combinational multipliers the proposed technique leads to less computing time and power consumption. As another research, genetic algorithm is applied to a combinational tree multiplier to find the optimum channel width to improve the speed of the multiplier. Simulation results show improvements in speed and power consumption of the multiplier.